【简仪发布】自主仪器生态技术走入高校-校企联合毕业设计初见成效
来源: | 作者:JYTEK | 发布时间: 2022-11-24 | 1092 次浏览 | 分享到:

从2021年开始,应宦惠庭老师邀请,简仪和西安电子科技大学测控技术与仪器专业达成校企合作,由简仪研发部和市场部主导,与专业老师紧密配合,结合学生专业方向,设计了软件和硬件两个方向的毕业设计课题。设计课题顺利完成,并结合产业实践,让学生掌握了最新的软硬件技术和测试测量工具。

 

以下是参与联合毕业设计课题的学生反馈:

 

《基于1010DK子母板架构的FPGA模块仪器设计》

以简仪研发的PXIe-1010DK 子母板架构为基础设计并研究模块仪器与现场可编程门阵列FPGA 数字信号处理技术。结合FirmDrive驱动架构与PXIe-1010 总线控制器实现完整的模块仪器系统设计,在Visual Studio 集成开发环境中编程C#测控软件,同时,在Vivado开发环境中设计数字逻辑系统并利用PXIe-1010DK 子板中FPGA 资源对采集信号进行处理。在Visual Studio 平台上,进行基于C#编程语言的仿真软件设计以对数字信号处理设计方法进行验证,并应用Vivado Simulator 对数字逻辑系统进行仿真,最后,在完整的PXIe 平台上实际测试模块仪器功能。

感谢我的校外指导老师李文林在我设计过程中的悉心指导与帮助,李老师在工程领域的专业知识和技能令我十分钦佩。也由衷感谢谢晓姣老师一直十分耐心的解答我在设计过程中所遇见的问题。

 

---西安电子科技大学机电工程学院测控技术与仪器专业学生蔡毓焕



《基于FirmDrive框架的面向对象模块仪器驱动设计》

本课题目的是在学习FirmDrive框架的基础上,学习简仪的MISD(模块仪器软件词典)的规范,了解和掌握面向对象仪器驱动的接口定义、功能及验证方法,完成JY5510板卡的驱动,其中主要是对AITask部分的驱动设计,并进行测试验证,不断修正和改进驱动实现的功能。经简仪确认,JY5510驱动程序符合设计需求,当前已投入使用。由于需要对硬件设备测试和研究,我时常需要到简仪西安分公司进行实地学习,尤为感谢市场部吴珂玶经理和研发部李文林老师。整个毕业设计过程中,吴经理高度关注我的研究进展,为我提供了大量的研究资源,并花费大量时间协调我的工作安排。还有李文林老师,在工作繁忙之余仍倾力指导我的程序设计,为我制定了详细的学习和实践计划。

 

---西安电子科技大学机电工程学院电气工程及其自动化专业学生莫凇



2023年,简仪与院校的联合毕业设计课题项目,将在更多高校展开,助力提高毕业生软硬件结合的专业能力,如您感兴趣,可点击下方阅读原文或扫描二维码,我们将会第一时间与您交流。